Mostrar el registro sencillo del ítem
Especificación en VHDL e implementación en FPGA de subsistemas electrónicos digitales con fines didácticos.
dc.contributor.advisor | González Spínola, Carlos | |
dc.contributor.author | Vílchez Domínguez, Carlos Eduardo | |
dc.contributor.other | Electrónica | en_US |
dc.date.accessioned | 2018-11-21T11:47:11Z | |
dc.date.available | 2018-11-21T11:47:11Z | |
dc.date.created | 2018 | |
dc.date.issued | 2018-11-21 | |
dc.identifier.uri | https://hdl.handle.net/10630/16928 | |
dc.description.abstract | El objetivo de este proyecto es dar a conocer el lenguaje VHDL y los dispositivos programables, FPGA, para que el lector pueda aprender a diseñar subsistemas electrónicos digitales e implementarlos. Para ello, se proporciona al lector una explicación de los distintos softwares empleados y de varios subsistemas electrónicos digitales que podrá realizar. A lo largo de este proyecto realizaremos todos los pasos para diseñar subsistemas electrónicos digitales: especificación y diseño, desarrollo en VHDL, simulación e implementación en una FPGA. Para el diseño utilizaremos el software FPGAdv 5.3 Pro de Mentor Graphics; para la simulación usaremos el software ModelSim de Mentor Graphics; para la compilación utilizaremos ISE Design Suite de Xilinx; y para la implementación en la FPGA usaremos Adept de Digilent. El primer subsistema electrónico digital consiste en realizar un driver para los displays de 7 segmentos que disponemos en la placa NEXYS 3; el segundo subsistemas electrónicos digital consiste en realizar un driver para un teclado hexadecimal; y el tercer subsistema electrónico digital consiste en realizar un driver para una pantalla LCD. Además de los diseños de los drivers se incluye ejemplos en los cuales se puede ver en funcionamiento los distintos drivers. En los tres proyectos utilizaremos elementos como biestables, generadores de pulso, contadores, etc., que estarán disponibles en los apéndices los diseños y los códigos de los mismos. | en_US |
dc.language.iso | spa | en_US |
dc.rights | info:eu-repo/semantics/openAccess | en_US |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | * |
dc.subject | VHDL (Lenguaje de descripción de material informático) | en_US |
dc.subject | Dispositivos programables | en_US |
dc.subject | Circuitos electrónicos digitales | en_US |
dc.subject | Informática - Trabajos Fin de Grado | en_US |
dc.subject | Grado en Ingeniería de Computadores - Trabajos Fin de Grado | en_US |
dc.subject.other | Subsistemas electrónicos digitales, | en_US |
dc.subject.other | VHDL | en_US |
dc.subject.other | FPGA. | en_US |
dc.title | Especificación en VHDL e implementación en FPGA de subsistemas electrónicos digitales con fines didácticos. | en_US |
dc.title.alternative | VHDL design and FPGA synthesis of digital electronic subsystem with teaching and learning purpose | en_US |
dc.type | info:eu-repo/semantics/bachelorThesis | en_US |
dc.centro | E.T.S.I. Informática | en_US |
dc.rights.cc | Attribution-NonCommercial-NoDerivatives 4.0 Internacional | * |