- RIUMA Principal
- Investigación
- Arquitectura de Computadores - (AC)
- AC - Contribuciones a congresos científicos
- Listar AC - Contribuciones a congresos científicos por autor
Listar AC - Contribuciones a congresos científicos por autor "Gutiérrez-Carrasco, Eladio Damián"
Mostrando ítems 1-14 de 14
-
Accelerating time series motif discovery in the Intel Xeon Phi KNL processor.
Fernández-Vega, Iván; Villegas Fernández, Alejandro; Gutiérrez-Carrasco, Eladio Damián; Plata-González, Óscar Guillermo (2020-02-11)Time series analysis is an important research topic of great interest in many fields. However, the memory-bound nature of the state-of-the-art algorithms limits the execution performance in some processor architectures. ... -
Aceleración del análisis de series temporales en el procesador Intel Xeon Phi KNL
Fernández-Vega, Iván; Villegas Fernández, Alejandro; Gutiérrez-Carrasco, Eladio Damián; Plata-González, Óscar Guillermo (Sociedad de Arquitectura y Tecnología de Computadores (SARTECO), 2019)El análisis de series temporales es un campo de investigación de gran interés con innumerables aplicaciones. Recientemente, el método Matrix Profile, y particularmente una de sus implementacio nes, el algoritmo SCRIMP, ... -
An Experience of e-assessment in an Introductory Course on Computer Organization
Ramos-Cózar, Julián; Gutiérrez-Carrasco, Eladio Damián; Trenas-Castro, María Antonia; Corbera-Peña, Francisco Javier; Romero-Montiel, Sergio (2013-11-13)This work describes how the CTPracticalsMoodle module can be used for e-assessment in an introductory course on computer organization, where the practical content consists of the design and simulation of a basic CPU ... -
Análisis comparativo del uso de STMs en a códigos de reducción irregulares
Pedrero-Luque, Manuel; Gutiérrez-Carrasco, Eladio Damián; Romero-Montiel, Sergio; Plata-González, Óscar Guillermo (2016-09-20)La memoria transaccional (TM) constituye un paradigma de concurrencia optimista en arquitecturas multinúcleo que puede ser de utilidad en la explotación de paralelismo en aplicaciones irregulares, en las que la información ... -
Barreras especulativas con memoria transaccional
Pedrero-Luque, Manuel; Quislant-del-Barrio, Ricardo; Gutiérrez-Carrasco, Eladio Damián; López-Zapata, Emilio; Plata-González, Óscar Guillermo (Sociedad de Arquitectura y Tecnología de Computadores (SARTECO), 2019)La Memoria Transaccional (TM) es una alternativa al modelo de programación basado en locks que pretende simplificar la programación paralela. TM sustituye locks por transacciones para resolver el problema de la exclusión ... -
CodSim 2.0: Un Laboratorio Virtual para la Enseñanza de las Codificaciones de Datos
Pérez-Trabado, Guillermo; Gutiérrez-Carrasco, Eladio Damián (SARTECO, 2021-09)Este artículo presenta la herramienta CodSim 2.0, un simulador de codificaciones de datos a nivel físico, dirigido a estudiantes de asignaturas de redes de computadores en grados en ingeniería Informática o Electrónica. El ... -
Diseño del compilador de la máquina virtual inmortal iVM
Gutiérrez-Carrasco, Eladio Damián; Romero-Montiel, Sergio; Plata-González, Óscar Guillermo (Sociedad de Arquitectura y Tecnología de Computadores (SARTECO), 2022-09-21)Conservar la información digital durante mucho tiempo es difı́cil, incluso cuando se utiliza un medio de almacenamiento pasivo duradero, como una pelı́cula fotográfica almacenada en las condiciones adecuadas. En dicho ... -
Exploiting Vector Extensions to Accelerate Time Series Analysis.
Quislant-del-Barrio, Ricardo; Fernández-Vega, Iván; Serralvo, Eduardo; Gutiérrez-Carrasco, Eladio Damián; Plata-González, Óscar Guillermo (SARTECO, 2022-09-21)Time series analysis is an important research topic and a key step in monitoring and predicting events in many fields. Recently, the Matrix Profile method, and particularly two of its Euclidean-distance-based implementations ... -
Improving Transactional Memory Performance for Irregular Applications
Pedrero-Luque, Manuel; Gutiérrez-Carrasco, Eladio Damián; Romero-Montiel, Sergio; Plata-González, Óscar Guillermo (2015-06-11)Transactional memory (TM) offers optimistic concurrency support in modern multicore archi- tectures, helping the programmers to extract parallelism in irregular applications when data dependence information is not available ... -
Insights into the Fallback Path of Best-Effort Hardware Transactional Memory Systems
Quislant-del-Barrio, Ricardo; Gutiérrez-Carrasco, Eladio Damián; Zapata, Emilio L.; Plata-González, Óscar Guillermo (Springer International Publishing, 2016-08-24)Current industry proposals for Hardware Transactional Memory (HTM) focus on best-effort solutions (BE-HTM) where hardware limits are imposed on transactions. These designs may show a significant performance degradation ... -
Irrevocabilidad Relajada para Memoria Transaccional Hardware
Quislant-del-Barrio, Ricardo; Gutiérrez-Carrasco, Eladio Damián; Zapata, Emilio L.; Plata-González, Óscar Guillermo (2016-09-20)Los sistemas comerciales que ofrecen memoria transaccional (TM) implementan un sistema hardware best-effort (BE-HTM) con limitaciones. Es necesario programar un fallback software basado en cerrojos para asegurar el progreso ... -
NATSA: A Near-Data Processing Accelerator for Time Series Analysis.
Fernández-Vega, Iván; Quislant-del-Barrio, Ricardo; Giannoula, Christina; Alser, Mohammed; Gómez-Luna, Juan; Gutiérrez-Carrasco, Eladio Damián; Plata-González, Óscar Guillermo; Mutlu, Onur[et al.] (IEEE, 2020)El análisis de series temporales es una técnica clave para extraer y predecir sucesos en ámbitos tan diversos como la epidemiología, la genómica, la neurociencia, las ciencias medioambientales o la economía, entre otros. ... -
Scalability Analysis of Signatures in Transactional Memory Systems
Signatures have been proposed in transactional memory systems to represent read and write sets and to decouple transaction conflict detection from private caches or to accelerate it. Generally, signatures are implemented ... -
TMbarrier: speculative barriers using hardware transactional memory
Pedrero-Luque, Manuel; Gutiérrez-Carrasco, Eladio Damián; Plata-González, Óscar Guillermo (2018-11-15)Barrier is a very common synchronization method used in parallel programming. Barriers are used typically to enforce a partial thread execution order, since there may be dependences between code sections before and after ...